LAPORAN AKHIR 2
Laporan Akhir 2 Modul 3
Rangkaian 2A merupakan sebuah penghitung biner sinkron yang menggunakan dua IC 74193 sebagai counter 4-bit yang kemudian dikombinasikan sehingga bekerja sebagai counter 8-bit. Masing-masing IC memiliki pin Clock Up (CU) dan Clock Down (CD) yang memperoleh sinyal dari tombol B0–B3, sehingga counter dapat melakukan perhitungan naik atau turun sesuai tombol yang ditekan. Karena IC 74193 bersifat sinkron, seluruh flip-flop internal menerima clock secara bersamaan, membuat perubahan pada output Q0–Q3 muncul serentak pada setiap pulsa. Rangkaian ini juga menyediakan fasilitas parallel load melalui tombol B4–B7 untuk memasukkan nilai preset secara langsung ketika pin LOAD diaktifkan. Selain itu, pin TCU dan TCD berfungsi sebagai jalur carry dan borrow dari IC U1 ke IC U2, sehingga ketika IC pertama mengalami overflow atau underflow, IC kedua otomatis melanjutkan hitungan. Dengan demikian, rangkaian mampu melakukan fungsi counting naik-turun, preset, serta reset secara sinkron dan stabil sesuai karakteristik IC 74193.
Rangkaian 2B adalah penghitung biner sinkron yang memanfaatkan IC 74193 sebagai counter 4-bit yang dapat bekerja pada mode up-count maupun down-count. Sinyal clock diperoleh dari tombol kontrol, kemudian dilewatkan melalui gerbang NOR untuk menentukan apakah pulsa dikirim ke pin Clock Up atau Clock Down berdasarkan tombol yang aktif. Karena mekanismenya sinkron, seluruh flip-flop dalam IC menerima clock pada waktu yang sama sehingga output Q0–Q3 berubah secara bersamaan setiap kali ada pulsa. Rangkaian ini juga memiliki fitur parallel load yang terhubung ke tombol B4–B7 sehingga nilai tertentu dapat dimasukkan langsung tanpa melalui proses hitung. Master Reset digunakan untuk mengembalikan output ke kondisi awal 0000, sementara pin carry/borrow dimanfaatkan saat dua IC digabung untuk membentuk counter 8-bit sehingga perhitungan dapat berlanjut ketika IC pertama overflow atau underflow. Secara keseluruhan, rangkaian ini dapat melakukan hitung naik, hitung turun, preset nilai, serta reset dengan perubahan output yang stabil dan serempak karena sistem clock yang sinkron.
Percobaan 2a (IC 74161N):
Hasil percobaan sesuai dengan jurnal. IC 74161N adalah synchronous binary counter, sehingga semua flip-flop berubah serempak. Akibatnya urutan biner (0–15) yang muncul stabil, tidak ada glitch, dan sesuai tepat dengan tabel jurnal.
Percobaan 2b (IC 74160N - Div-10):
Hasil percobaan tidak sepenuhnya sama dengan jurnal. Walaupun 74160N juga synchronous, logika reset saat mencapai 9 menyebabkan transisi sesaat sehingga LED/indikator kadang menampilkan perubahan yang tidak sebersih kondisi ideal di jurnal. Urutan 0–9 tetap benar, tetapi bagian reset menghasilkan penyimpangan kecil pada percobaan.
- Laporan Akhir [Download]


Komentar
Posting Komentar